# **CMOSTEK**

**AN142** 

## CMT2300A快速上手指南

## 概要

本应用文档为使用 CMT2300A 进行产品开发的用户提供基本的使用方法和相关寄存器的介绍,以使用户在使用的过程中方便的查阅各个寄存器的说明及用法。

本文档涵盖的产品型号如下表所示。

## 表 1.本文档涵盖的产品型号

| 产品型号     | 工作频率          | 调制方式       | 主要功能 | 配置方式 | 封装    |
|----------|---------------|------------|------|------|-------|
| CMT2300A | 127 - 1020MHz | (G)FSK/OOK | 收发一体 | 寄存器  | QFN16 |

用户需要结合阅读以下的应用文档,以了解全部的信息来辅助软硬件开发:

《AN141-CMT2300A 原理图与 PCB 版图指南》

《AN143-CMT2300A FIFO 和包格式使用指南》

《AN144-CMT2300ARSSI 使用指南》

《AN146-CMT2300A 低功耗模式使用指南》

《AN147-CMT2300A 特色功能使用指南》

《AN148-CMT2300A RF-EB 用户指南》

《AN149-CMT2300A 射频参数配置指南》

## 目录

| 1 | 芯片  | 架构介绍  | ł                         | 4  |
|---|-----|-------|---------------------------|----|
|   | 1.1 | 总体工   |                           | 4  |
|   | 1.2 | IO 管脚 | 却说明                       | 5  |
| 2 | SPI |       |                           |    |
|   | 2.1 |       | 寄存器操作                     |    |
|   | 2.2 | 读/写 [ | FIFO 操作                   | 7  |
| 3 | 配置  |       |                           |    |
|   | 3.1 | 寄存器   | 科概览                       | 8  |
|   | 3.2 | 工作状   | · 法态切换                    | 10 |
|   | 3.3 |       | Z (Softrst)               |    |
|   | 3.4 |       | <b>K</b> 简介               |    |
|   | 3.5 |       | ]始化流程                     |    |
|   | 3.6 | 配置区   | 的功能划分                     | 18 |
|   |     | 3.6.1 | CMT ☑ (0x00 – 0x0B)       |    |
|   |     | 3.6.2 | 系统区(0x0C – 0x17)          |    |
|   |     | 3.6.3 | 频率区(0x18 – 0x1F)          |    |
|   |     | 3.6.4 | 数据率区(0x20 – 0x37)         |    |
|   |     | 3.6.5 | 基带区(0x38 – 0x54)          | 20 |
|   |     | 3.6.6 | 发射区( <b>0x55 – 0x5F</b> ) |    |
|   | 3.7 | 控制区   | [的使用简介                    | 21 |
|   | 3.8 | 流程总   | 」结                        | 21 |
| 4 | CM  | _     | DemoEasy 简介               |    |
|   | 4.1 | 软件层   | 层次结构                      | 23 |
|   | 4.2 | 软件实   | 识以及调用关系                   | 23 |
|   |     | 4.2.1 | CMT2300A 初始化              | 24 |
|   |     | 4.2.2 | CMT2300A 配置               | 25 |
|   |     | 4.2.3 | CMT2300A 状态处理             | 26 |
|   | 4.3 | 软件目   | 录结构                       | 28 |
|   |     | 4.3.1 | 应用层源代码                    | 29 |
|   |     | 4.3.2 | 模拟 SPI 实现源代码              | 29 |
|   |     | 4.3.3 | 抽象硬件层源代码                  | 30 |
|   |     | 4.3.4 | 芯片驱动层源代码                  | 31 |
|   |     | 4.3.5 | 芯片处理层源代码                  | 32 |

| 5 | 附录  |                                       | . 33 |
|---|-----|---------------------------------------|------|
|   | 5.1 | 附录 1: Sample Code-SPI 读写操作代码示例        | . 33 |
|   | 5.2 | 附录 2: Sample Code -SPI 读写 FIFO 操作代码示例 | . 34 |
|   | 5.3 | 附录 3: Sample Code-状态切换库函数代码示例         | . 37 |
|   | 5.4 | 附录 4:SampleCode - 初始化函数代码示例           | . 38 |
| 6 | 文档变 | 更记录                                   | 40   |
| 7 | 联系方 | 7式                                    | . 41 |

## 1 芯片架构介绍

## 1.1 总体工作原理

CMT2300A 是一款数字模拟一体化收发机产品。该产品采用 26MHz 的晶体提供 PLL 的参考频率和数字时钟,同时支持 OOK 和(G) FSK 的调制解调模式,并支持 Direct 和 Packet 两种数据处理模式。



图 1. CMT2300A 系统框图

在接收机部分,该芯片采用 LNA+MIXER+IFFILTER+LIMITTER+PLL 的低中频结构实现 1G 以下频率的无线接收功能,采用 PLL+PA 结构实现 1G 以下频率的无线发射功能。

在接收机系统内,模拟电路负责将射频信号下混频至中频,并通过 Limiter 模块做对中频信号数模转换处理,输出 I/Q 两路单比特信号到数字电路做后续的(G)FSK 解调。同时,会通过 SARADC 将实时的 RSSI 转换为 8-bit 的数字信号,并送给数字部分做后续的 OOK 解调和其它处理。数字电路负责将中频信号下混频到零频(基带)并进行一系列滤波和判决处理,同时进行 AFC 和 AGC 动态地控制模拟电路,最后将 1-bit 的原始的信号解调出来。信号解调出来之后,会送到解码器里面进行解码并填入 FIFO,或者直接输出到 GPO。

在发射机系统内,数字电路会对数据进行编码打包处理,并将处理后的数据送到调制器(也可不经过编码打包,直接送到调制器),调制器会直接控制 PLL 和 PA,对数据进行(G) FSK 或者 OOK 调制并发射出去。

芯片提供了 SPI 通讯口,外部的 MCU 可以通过访问寄存器的方式来对芯片的各种功能进行配置,控制主控状态机,并访问 FIFO。

## 1.2 IO 管脚说明

下面以 QFN16 的封装为例,说明 CMT2300A 的管脚分配和功能:

表 2. CMT2300A 管脚描述

| 管脚号 | 名称    | 类型 | I/O | 功能说明                                      |
|-----|-------|----|-----|-------------------------------------------|
| 1   | RFIP  | 模拟 | I   | RF 信号输入 P                                 |
| 2   | RFIN  | 模拟 | ļ   | RF 信号输入 N                                 |
| 3   | PA    | 模拟 | 0   | PA 输出                                     |
| 4   | AVDD  | 模拟 | Ю   | 模拟 VDD                                    |
| 5   | AGND  | 模拟 | Ю   | 模拟 GND                                    |
| 6   | DGND  | 模拟 | Ю   | 数字 GND                                    |
| 7   | DVDD  | 模拟 | Ю   | 数字 VDD                                    |
| 8   | GPIO3 | 数字 | 0   | 可配置为: CLKO, DOUT/DIN, INT2, DCLK (TX/RX)  |
| 9   | SCLK  | 数字 | ļ   | SPI 的时钟                                   |
| 10  | SDIO  | 数字 | Ю   | SPI 的数据输入和输出                              |
| 11  | CSB   | 数字 | ı   | SPI 访问寄存器的片选                              |
| 12  | FCSB  | 数字 | I   | SPI 访问 FIFO 的片选                           |
| 13  | ΧI    | 模拟 | I   | 晶体电路输入                                    |
| 14  | XO    | 模拟 | 0   | 晶体电路输出                                    |
| 15  | GPIO2 | 数字 | 0   | 可配置为: INT1,INT2,DOUT/DIN,DCLK (TX/RX),    |
|     |       |    |     | RF_SWT                                    |
| 16  | GPIO1 | 数字 | 0   | 可配置为: DOUT/DIN, INT1, INT2, DCLK (TX/RX), |
|     |       |    |     | RF_SWT                                    |

## 备注:

INT1 和 INT2 是中断

DOUT 是解调输出

DIN 是调制输入

DCLK 是调制或者解调数据率同步时钟,在 TX/RX 模式切换时自动切换

RSTin 是外部硬复位, 跟发送软复位命令一样效果

## 2 SPI接口时序

芯片是通过4-线的 SPI 口与外部进行通信的。低有效的 CSB 是用于访问寄存器的片选信号。低有效的 FCSB 是用于访问 FIFO 的片选信号。两者不能同时设为低。SCL 是串口时钟,最快速度可以到 5MHz。无论对于芯片本身,还是外部的 MCU,都是在 SCLK 的下降沿送出数据,在上升沿采集数据。SDIO 是一个双向的脚,用于输入和输出数据。地址和数据部分都是从 MSB 开始传送。

## 2.1 读/写寄存器操作

当访问寄存器的时候,CSB 要拉低。然后首先发送一个 R/W 位,后面跟着 7 位的寄存器地址。外部 MCU 在拉低 CSB 之后,必须等待至少半个 SCLK 周期,才能开始发送 R/W 位。在 MCU 发送出最后一个 SCLK 的下降沿之后,必须等待至少半个 SCLK 周期,再把 CSB 拉高。

需要注意的是,对于图 2 的读寄存器操作,MCU 和 CMT2300A 都会在地址 0 和数据 7 之间产生切换 IO(SDIO)口的行为。此时 CMT2300A 会将 IO 口从输入切换到输出,MCU 会将 IO 口从输出切换到输入。请注意中间虚线的位置,这时强烈建议 MCU 在送出 SCL 的下降沿前,先将 IO 口切换为输入;CMT2300A 在看到下降沿之后,才会将 IO 切换为输出。这就避免了两者同时将 SDA 设为输出导致电气冲突的情况。对于某些 MCU 来说,这样的情况可能会导致其复位或出现其它异常行为。



图 2. SPI 读寄存器时序



图 3. SPI 写寄存器时序

SPI 读取操作代码示例详见附录 1。

## 2.2 读/写 FIFO 操作

在 MCU 需要访问 FIFO 的时候,首先要将配置一些寄存器,来设置好 FIFO 的读/写模式,以及其它一些工作模式,这将会在《AN143-CMT2300A FIFO 和包格式使用指南》介绍,这里给出的是确定模式后,读写的时序图。需要注意的是 FCSB 的控制和访问寄存器时对 CSB 的控制略有差异。开始访问的时候,FCSB 要先拉低1个时钟周期后,再送出 SCLK 的上升沿。在送出最后一个 SCLK 的下降沿后,要过至少 2us 再将 FCSB 拉高。两次连续的读写操作之间,FCSB 必须拉高至少 4us。在进行写 FIFO 时,第一个 bit 的数据必须在第一个 SCLK 的上升沿送出前 0.5 个时钟周期准备好。



图 4. SPI 读 FIFO 时序



图 5. SPI 写 FIFO 时序

SPI 读写 FIFO 操作代码示例详见附录 2。

## 3 配置和控制机制

## 3.1 寄存器概览

表 3. CMT2300A 寄存器概览表

| Addr R/\                      |                       | Bit 7                          | Bit 6                         | Bit 5                                      | Bit 4                           | Bit 3                                     | Bit 2                                    | Bit 1                       | Bit 0                            | Function |
|-------------------------------|-----------------------|--------------------------------|-------------------------------|--------------------------------------------|---------------------------------|-------------------------------------------|------------------------------------------|-----------------------------|----------------------------------|----------|
| 0x00 RW<br>0x01 RW<br>0x02 RW | / CUS_CMT2            |                                |                               |                                            |                                 |                                           |                                          |                             |                                  |          |
| 0x03 RW<br>0x04 RW            | CUS_CMT4              |                                |                               |                                            |                                 |                                           |                                          |                             |                                  |          |
| 0x05 RW<br>0x06 RW            | CUS_CMT6 CUS_CMT7     |                                |                               | 用户                                         | 无须理解,直                          | 接用RFPDK生质                                 | <b></b>                                  |                             |                                  | CMT⊠     |
| 0x07 RW<br>0x08 RW<br>0x09 RW | / CUS_CMT9            |                                |                               |                                            |                                 |                                           |                                          |                             |                                  |          |
| 0x0A RW<br>0x0B RW            | CUS_CMT11             | =                              |                               |                                            |                                 |                                           |                                          |                             |                                  |          |
| Addr R/\                      |                       | Bit 7                          | Bit 6                         | Bit 5                                      | Bit 4                           | Bit 3                                     | Bit 2                                    | Bit 1                       | Bit 0                            | Function |
| 0x0C RW<br>0x0D RW<br>0x0E RW | / CUS_SYS2            | LFOSC_RECAL_EN SLEEP_BYPASS_EN | LFOSC_CAL1_EN                 | LFOSC_CAL2_EN  XTAL_STB_TIME [2:0]         | BIAS [1:0]<br>RX_TIMER_EN       | SLEEP_TIMER_EN                            | ODE [1:0] TX_DC_EN STATE [1:0]           | RX_DC_EN                    | IAS [1:0]  DC_PAUSE  STATE [1:0] |          |
| 0x0F RW<br>0x10 RW            | / CUS_SYS4            | 3EEE _511 A33_ER               |                               | SLEEP_TIMER_M [10:8]                       | SLEEP_TIF                       | MER_M [7:0]                               |                                          | MER_R (3:0)                 | 3141(13)                         |          |
| 0x11 RW<br>0x12 RW            | / CUS_SYS6 / CUS_SYS7 |                                |                               | RX_TIMER_T1_M [10:8]                       |                                 | R_T1_M (7:0)                              |                                          | _T1_R [3:0]                 |                                  | 系统区      |
| 0x13 RW<br>0x14 RW<br>0x15 RW | / CUS_SYS9            | COL DET EN                     | COL OES SEL                   | RX_TIMER_T2_M [10:8]                       | RX_TIMER  DOUT_MUTE             | T2_M [7:0]                                | RX_TIMER                                 | T2_R [3:0]                  |                                  |          |
| 0x15 RW<br>0x16 RW<br>0x17 RW | CUS_SYS11             | PJD_TH_SEL PJD_WIN SE          | COL_OFS_SEL  CCA_INT  (L[1:0] | RX_AUTO_EXIT_DIS<br>SEL [1:0]<br>CLKOUT_EN |                                 | F_SEL [1:0]                               | CLKOUT DIV [4:0]                         | RSSI_AVG_MODE [2:0]         |                                  |          |
| Addr R/\                      | W Name                | Bit 7                          | Bit 6                         | Bit 5                                      | Bit 4                           | Bit 3                                     | Bit 2                                    | Bit 1                       | Bit 0                            | Function |
| 0x18 RW<br>0x19 RW<br>0x1A RW | / CUS_RF2             |                                |                               |                                            |                                 |                                           |                                          |                             |                                  |          |
| 0x1B RW<br>0x1C RW            | / CUS_RF4             |                                |                               | 用户                                         | 无须理解,直                          | 接用RFPDK生用                                 | 成导入                                      |                             |                                  | 频率区      |
| 0x1D RW<br>0x1E RW            | / CUS_RF7             |                                |                               |                                            |                                 |                                           |                                          |                             |                                  |          |
| Ox1F RW<br>Addr R/\           |                       | Bit 7                          | Bit 6                         | Bit 5                                      | Bit 4                           | Bit 3                                     | Bit 2                                    | Bit 1                       | Bit 0                            | Function |
| 0x20 RW<br>0x21 RW            |                       |                                |                               |                                            |                                 |                                           |                                          |                             |                                  |          |
| 0x22 RW<br>0x23 RW            | CUS_RF12              |                                |                               |                                            |                                 |                                           |                                          |                             |                                  |          |
| 0x24 RW<br>0x25 RW<br>0x26 RW | / CUS_FSK2            |                                |                               |                                            |                                 |                                           |                                          |                             |                                  |          |
| 0x27 RW<br>0x28 RW            | / CUS_FSK4            | =                              |                               |                                            |                                 |                                           |                                          |                             |                                  |          |
| 0x29 RW<br>0x2A RW            | CUS_FSK6 CUS_FSK7     | 3                              |                               |                                            |                                 |                                           |                                          |                             |                                  |          |
| 0x2B RW<br>0x2C RW<br>0x2D RW | / CUS_CDR2            |                                |                               | 用户                                         | 无须理解,直                          | 接用RFPDK生用                                 | <b></b>                                  |                             |                                  | 数据率区     |
| 0x2E RW<br>0x2F RW            | / CUS_CDR4            |                                |                               |                                            |                                 |                                           |                                          |                             |                                  |          |
| 0x30 RW<br>0x31 RW            | CUS_AGC2 CUS_AGC3     |                                |                               |                                            |                                 |                                           |                                          |                             |                                  |          |
| 0x32 RW<br>0x33 RW            | CUS_OOK1              |                                |                               |                                            |                                 |                                           |                                          |                             |                                  |          |
| 0x34 RW<br>0x35 RW<br>0x36 RW | / CUS_OOK3            |                                |                               |                                            |                                 |                                           |                                          |                             |                                  |          |
| 0x37 RW<br>Addr R/\           | / CUS_OOKS            | Bit 7                          | Bit 6                         | Bit 5                                      | Bit 4                           | Bit 3                                     | Bit 2                                    | Bit 1                       | Bit 0                            | Function |
| 0x38 RW<br>0x39 RW            | CUS_PKT1              | Dit 7                          | DIC 0                         | RX_PREAM_SIZE [4:0]                        |                                 | M_SIZE (7:0)                              | PREAM_LENG_UNIT                          |                             | IODE (1:0)                       | runction |
| 0x3A RW<br>0x3B RW            | CUS_PKT3 CUS_PKT4     |                                |                               |                                            | TX_PREAM                        | M_SIZE [15:8]<br>VALUE [7:0]              |                                          |                             |                                  |          |
| 0x3C RW<br>0x3D RW            | / CUS_PKT6            | RESV                           |                               | SYNC_TOL [2:0]                             |                                 | ALUE [7:0]                                | SYNC_SIZE [2:0]                          |                             | SYNC_MAN_EN                      |          |
| 0x3E RW<br>0x3F RW<br>0x40 RW | / CUS_PKT8            |                                | $\rightarrow \triangle$       |                                            | SYNC_VA                         | ALUE [15:8]<br>LUE [23:16]<br>LUE [31:24] |                                          |                             |                                  |          |
| 0x41 RW<br>0x42 RW            | CUS_PKT10 CUS_PKT11   |                                |                               |                                            |                                 | LUE [39:32]<br>LUE [47:40]                |                                          |                             |                                  |          |
| 0x43 RW<br>0x44 RW            | CUS_PKT13             |                                |                               |                                            | SYNC_VA                         | LUE [63:56]                               |                                          | T                           |                                  |          |
| 0x45 RW<br>0x46 RW<br>0x47 RW | CUS_PKT15             | RESV RESV                      | RESV                          | PAYLOAD_LENG [10:8]  NODE_FREE_EN          | PAYLOAE<br>NODE_ERR_MASK        | AUTO_ACK_EN  _LENG [7:0]                  | NODE_LENG_POS_SEL<br>SIZE [1:0]          | PAYLOAD_BIT_ORDER           | PKT_TYPE  MODE [1:0]             | 基带区      |
| 0x48 RW<br>0x49 RW            | CUS_PKT17 CUS_PKT18   |                                |                               |                                            | NODE_V<br>NODE_V                | /ALUE [7:0]<br>ALUE [15:8]                |                                          |                             |                                  |          |
| 0x4A RW<br>0x4B RW            | / CUS_PKT20           |                                |                               |                                            | NODE_V/                         | ALUE [23:16]<br>ALUE [31:24]              |                                          |                             |                                  |          |
| 0x4C RW<br>0x4D RW<br>0x4E RW | / CUS_PKT22           | FEC_TYPE                       | FEC_EN                        | CRC_BYTE_SWAP                              |                                 | CRC_RANGE<br>EED [7:0]<br>EED [15:8]      | CRC_T                                    | /PE [1:0]                   | CRC_EN                           |          |
| 0x4F RW<br>0x50 RW            | CUS_PKT24             | CRC_BIT_ORDER                  | WHITEN_SEED [8]               | WHITEN_SEED_TYPE                           | WHITEN                          | TYPE [1:0]<br>_SEED [7:0]                 | WHITEN_EN                                | MANCH_TYPE                  | MANCH_EN                         |          |
| 0x51 RW<br>0x52 RW            | CUS_PKT26 CUS_PKT27   | RESV                           | RESV                          | RESV                                       | RESV<br>TX PKT                  | NUM [7:0]                                 | RESV                                     | TX_PREFIX                   | _TYPE [1:0]                      |          |
| 0x53 RW<br>0x54 RW            | CUS_PKT29             | FIFO_AUTO_RES_EN               |                               |                                            |                                 | GAP (7:0)<br>FIFO_TH [6:0]                |                                          |                             |                                  |          |
| Addr R/\ 0x55 RW              | / CUS_TX1             | Bit 7                          | Bit 6                         | Bit 5                                      | Bit 4                           | Bit 3                                     | Bit 2                                    | Bit 1                       | Bit 0                            | Function |
| 0x56 RW<br>0x57 RW            | CUS_TX2 CUS_TX3       |                                |                               |                                            |                                 |                                           |                                          |                             |                                  |          |
| 0x58 RW<br>0x59 RW<br>0x5A RW | CUS_TX5               |                                |                               | 田 白                                        | 无须押解 古                          | 接用RFPDK生质                                 | t 呈 λ                                    |                             |                                  | 发射区      |
| 0x5B RW<br>0x5C RW            | CUS_TX7 CUS_TX8       | =                              |                               | πл                                         | 九次连胜, 且                         | 安用 NFPUN主                                 | 从寸八                                      |                             |                                  | 及别区      |
| 0x5D RW<br>0x5E RW            | / CUS_TX9 / CUS_TX10  |                                |                               |                                            |                                 |                                           |                                          |                             |                                  |          |
| Ox5F RW                       | W Name                | Bit 7                          | Bit 6                         | Bit 5                                      | Bit 4                           | Bit 3                                     | Bit 2                                    | Bit 1                       | Bit 0                            | Function |
| 0x60 RW<br>0x61 RW            | CUS_MODE_C CUS_MODE_S | A RESV                         | RESV                          | RSTN_IN_EN                                 | CHIP_MOI                        | DE_SWT [7:0]                              | CHIP_MOD                                 | DE_STA [3:0]                |                                  |          |
| 0x62 RW<br>0x63 RW            | / CUS_FREQ_CH         | L                              | RESV                          | ERROR_STOP_EN                              | RESV<br>FH_CHA                  | NNEL [7:0]                                | RESV                                     | RESV                        | RESV                             |          |
| 0x64 RW<br>0x65 RW<br>0x66 RW | / CUS_IO_SEL          | RESV                           | RESV<br>RF SWT2 EN            | GPIO3_<br>INT POLAR                        | _SEL [1:0]                      | FSET [7:0]<br>GPIO2_                      | _SEL [1:0]<br>INT1 SEL [4:0]             | GPI01_                      | SEL [1:0]                        | 控制区1     |
| 0x67 RW<br>0x68 RW            | / CUS_INT2_CT         |                                | LFOSC_OUT_EN<br>RX_TMO_EN     | TX_DIN_INV TX_DONE_EN                      | PREAM_OK_EN                     | SYNC_OK_EN                                | INT2_SEL [4:0] INT2_SEL [4:0] NODE_OK_EN | CRC_OK_EN                   | PKT_DONE_EN                      |          |
| 0x69 RW<br>0x6A W             | / CUS_FIFO_CT         | TX_DIN_EN<br>RESV              | TX_DIN_<br>RESV               | SEL [1:0]<br>SL_TMO_FLG                    | FIFO_AUTO_CLR_DIS<br>RX_TMO_FLG | FIFO_TX_RD_EN<br>TX_DONE_FLG              | FIFO_RX_TX_SEL<br>TX_DONE_CLR            | FIFO_MERGE_EN<br>SL_TMO_CLR | SPI_FIFO_RD_WR_SEL<br>RX_TMO_CLR |          |
| Addr R/\                      |                       | Bit 7                          | Bit 6                         | Bit 5                                      | Bit 4 PREAM_OK_CLR              | Bit 3<br>SYNC_OK_CLR                      | Bit 2                                    | Bit 1<br>CRC OK CLR         | Bit 0  PKT_DONE_CLR              | Function |
| 0x6C W<br>0x6D R              | CUS_FIFO_CL           | RESV                           | RESV<br>COL_ERR_FLG           | RESV<br>PKT_ERR_FLG                        | RESV PREAM_OK_FLG               | RESV<br>SYNC_OK_FLG                       | FIFO_RESTORE<br>NODE_OK_FLG              | FIFO_CLR_RX<br>CRC_OK_FLG   | FIFO_CLR_TX PKT_OK_FLG           |          |
| 0x6E R                        | CUS_FIFO_FLA          | RESV                           | RX_FIFO_FULL_FLG              | RX_FIFO_NMTY_FLG                           | RX_FIFO_TH_FLG<br>RSSI_C        | RX_FIFO_OVF_FLG<br>ODE [7:0]              | TX_FIFO_FULL_FLG                         | TX_FIFO_NMTY_FLG            | TX_FIFO_TH_FLG                   | 控制区2     |
| 0x6F R<br>0x70 R              |                       |                                |                               |                                            | RSSI F                          | BM [7:0]                                  |                                          |                             |                                  |          |

外部 MCU 对芯片的配置和控制,都是基于使用 SPI 来访问一系列的寄存器完成的。从表格可以看到,地址从 0x00 到 0x71,其中可以分成 3 个大区去理解,分别是:配置区(其中包括 6 个子区),控制区 1,还有控制区 2。下面做详细的介绍。

首先,对 3 个区来说,地址是连续的,操作方式无本质区别,都是使用 SPI 按照访问寄存器的时序进行直接读写操作。但是从功能和使用方式来说,3 个区有不同的作用,如下所示:

表 4. CMT2300A 寄存器区域划分表

| 区域    | 地址          | 功能描述                                                                                                                                                                    |
|-------|-------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
|       |             | 这个区域用于对芯片进行配置,可配置的内容包括了: 1. CMT 内部使用的隐藏属性 2. 系统运作                                                                                                                       |
| 配置区   | 0x00- 0x5F  | <ol> <li>RF 特性</li> <li>FSK 解调</li> <li>时钟恢复</li> <li>AGC 特性</li> <li>OOK 解调</li> <li>包格式和编解码方式</li> </ol>                                                              |
|       |             | 9. TX的调制特性<br>寄存器的值既可以来自于 RFPDK,也可以由客户自己在应用过程中根据自己的<br>需求去更改。一般来说,除了个别关于 RF 频率或者数据率的配置,有可能需要<br>在应用中进行多次配置,其余大部分寄存器,只需要在初始化过程中配置一次<br>就可以了。                             |
| 控制区 1 | 0x60 – 0x6A | 这个区域用于在应用过程当中实时控制芯片。可控制的内容包括了: 1. 芯片状态切换 2. 特殊功能的使能 3. 手动跳频的频道切换 4. IO 控制 5. 中断使能 6. FIFO 的工作模式配置 7. 芯片状态相关中断的控制 控制区 1 在 SLEEP 状态下都是可以保存的,只要电池不断电,芯片不进行复位操作,配置好的内容不会丢失。 |
| 控制区 2 | 0x6B – 0x71 | 这个区域是提供给客户用来控制芯片的。可控制的内容包括了: 1. 包和 FIFO 先关中断的控制 2. FIFO 的控制 3. RSSI 值的读取 4. LBD 功能的控制 控制区 2 在 SLEEP 状态下是不可保存的,所有配置好的值,以及可读取的值在 SLEEP 时都会消失,用户需要注意。                      |

## 3.2 工作状态切换

外部 MCU 可以通过访问下面这些控制区 1 的寄存器来切换和查询芯片的工作状态:

表 5.切换状态的寄存器

| 寄存器名                   | 位数  | R/W | 比特名                | 功能说明                                                                                                                                                                                                                                    |
|------------------------|-----|-----|--------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| CUS_MODE_CTL<br>(0x60) | 7:0 | RW  | CHIP_MODE_SWT<7:0> | 状态切换的命令: 00000010: go_stby 00000100: go_rfs 00001000: go_rx 00010000: go_sleep 00100000: go_tfs 01000000: go_tx 10000000: go_switch 其余值: 不允许发送。                                                                                         |
| CUS_MODE_STA (0x61)    | 3:0 | RW  | CHIP_MODE_STA<3:0> | 芯片状态: 0000: IDLE 0001: SLEEP 0010: STBY 0011: RFS 0100: TFS 0101: RX 0110: TX 1000: ERROR 1001: CAL 其余值: 无效 ERROR 状态是指由于芯片受到偶发性的 严重干扰导致出现异常,不宜进行发射和 接收,用户可以选择性地让芯片停留在这 个状态,后续有章节详细介绍。CAL 状态 就是校正状态,芯片不会长期停留在校正 状态,因此用户通常是查询不到 CAL 状态 的。 |

状态的切换图如下所示,ERROR 和 CAL 状态都没有出现在下面的图中,因为在正常情况下,客户是不可见的。但用户可以通过打开 ERROR\_STOP\_EN 寄存器,来让 ERROR 状态可见,并以此判断芯片是否受到严重干扰,再决定是否进入接收或者发射状态。详细用法请参考《AN147-CMT2300A 特色功能使用指南》。



图 6. CMT2300A 状态切换图

状态 二进制码 切换命令 开启模块 可选择开启模块 **IDLE** 0000 soft rst SPI, POR 无 **SLEEP** 0001 SPI, POR, FIFO LFOSC, Sleep Timer go\_sleep STBY 0010 SPI, POR, XTAL, FIFO 无 go\_stby 无 RFS 0011 SPI, POR, XTAL, PLL, FIFO go rfs SPI, POR, XTAL, PLL, FIFO **TFS** 0100 go\_tfs 无 RX 0101 SPI, POR, XTAL, PLL, LNA+MIXER+IF, FIFO **RX** Timer go\_rx TX 0110 SPI, POR, XTAL, PLL, PA, FIFO 无 go\_tx

表 6. CMT2300A 状态和模块开启表

MCU 在发送 go\_\*命令之后,芯片有时需要等待一定的时间才能给成功切换状态,下面会分别说明每个状态以及切换需要等待的时间。

### ■ IDLE 状态与上电流程

芯片在 VDD 上电后,通常需要等待大概 1ms 的时间,POR 才会释放。POR 释放之后,晶体也会启动,

启动时间默认为 N ms,根据晶体本身特性而定;启动后需要等待晶体稳定系统才能开始工作,默认设置的稳定时间是 2.48ms,这个时间在后面可以通过写入 XTAL\_STB\_TIME <2:0>进行修改。在晶体稳定之前,芯片都会停留在 IDLE 状态。在晶体的稳定之后,芯片就会离开 IDLE,开始做各个模块的校正。芯片完成校正后就会停留在 SLEEP,等待用户进行初始化配置。在任何时候,只要进行外部硬复位或者软复位,芯片就会回到 IDLE 并重新进行一次上电流程。



图 7. CMT2300A 上电流程图

Block Calibrations 里面包含了 LFOSC 的校正,可保证 LFOSC 的频率误差小于 1%。LFOSC 主要用于驱动 Sleep Timer,如果不需要使用 Sleep Timer,又或者不介意 Sleep Timer 的精度低一点,就可以将 LFOSC 的校正关闭。关掉 LFOSC 校正的方法是,用户在在配置阶段(下面有介绍)将 LFSOC\_CAL1\_EN 和 LFOSC\_CAL2\_EN 配置成 0。那么下一次软复位之后,LFOSC 校正功能就会关闭,可以节省大约 5ms 的校正时间。但是无论如何,第一次上电还是会默认做一次 LFOSC 校正。

#### ■ SLEEP 状态

在 SLEEP 下芯片的功耗是最低的,几乎所有的模块都关闭了。SPI 是开启的,配置区和控制区 1 的寄存器会被保存,FIFO 之前被填入的内容,也会保持不变。但是,用户不能操作 FIFO,不能更改寄存器内容。如果用户打开了定时唤醒的功能,那么 LFOSC 和睡眠计数器就会开启并工作。从 IDLE 切换到 SLEEP 所需要的时间就是上面介绍的上电流程时间。从其余状态切换到 SLEEP 都会立即完成。

## ■ STBY 状态

在 STBY 下,晶体开启了,数字电路的 LDO 也会开启,电流会稍微增加,FIFO 可以被操作。用户可以选择是否输出 CLKO(系统时钟)到 PIN 上。由于晶体以及 LDO 的开启,所以相比起 SLEEP,从 STBY 切换到发射或者接收所需要的时间都会比较短。从 SLEEP 切换到 STBY 需要等待晶体开启和稳定的时间后才能完成。从其他状态切换到 STBY 会立即完成。

#### ■ RFS 状态

RFS 是切换到 RX 之前的一个过渡状态,除了接收机的 RF 模块是关闭之外,其它模块都开启了,电流会比 STBY 大。由于在 RFS 的时候,PLL 已经锁定在 RX 的频点了,所以不能切换到 TX。从 STBY 切换到 RFS 大概需要 350us 的 PLL 校正和稳定时间,从 SLEEP 切换到 RFS 就需要加上晶体启动和稳定的时间,从其它状态切换到 RFS 会立即完成。

## ■ TFS 状态

TFS 是切换到 TX 之前的一个过渡状态,除了发射机的 RF 模块是关闭之外,其它模块都开启了,电流会比 STBY 大。由于在 TFS 的时候,PLL 已经锁定在 TX 的频点了,所以不能切换到 RX。从 STBY 切换到 TFS 大概需要 350us 的 PLL 校正和稳定时间,从 SLEEP 切换到 TFS 就需要加上晶体启动和稳定的时间,从其它状态切换到 TFS 会立即完成。

#### ■ RX 状态

在 RX 所有关于接收机的模块都会打开。从 RFS 切换到 RX 只需要 20us。从 STBY 切换到 RX 需要加上 350us 的 PLL 校正和稳定时间。从 SLEEP 切换到 RX 需要加上晶体启动和稳定的时间。在 TX 可以通过发送 go\_switch 命令来快速切换到 RX, 无论 TX 和 RX 设置的频点是否相同, 都需要等待 350us 的 PLL 重新校正和稳定时间才能切换成功。

#### ■ TX 状态

在TX所有关于发射机的模块都会打开。从TFS切换到TX只需要20us。从STBY切换到TX需要加上350us的PLL校正和稳定时间。从SLEEP切换到TX需要加上晶体启动和稳定的时间。在RX可以通过发送go\_switch命令来快速切换到TX,无论RX和TX设置的频点是否相同,都需要等待350us的PLL重新校正和稳定时间才能切换成功。

## ■ ERROR 状态

这是一个用于判断异常的状态,由于射频芯片应用环境极其复杂,系统中有可能因为某些特殊情况造成芯片异常,例如电源突变,偶发性的强静电和电磁干扰等等。为了提高系统稳定性,CMT2300A 专门设计了一个 ERROR 状态来协助用户处理异常状况。用户可以根据需要将 ERROR\_STOP\_EN 比特打开。在用户发送 go\_rx/go\_rfs/go\_tr/go\_switch 命令后,如果遇到这些偶发性事件导致芯片异常,CMT2300A 就会停留在 ERROR 状态,而不继续进入目标状态。这时用户可以发送 go\_stby 命令(接收机此时只能够识别 go\_stby 命令)让芯片回到 STBY 状态,然后再次重新发送命令来进行状态切换。

CMT2300A 状态切换库函数代码示例详见附录 3。

#### 3.3 软复位(Softrst)

CMT2300A的软复位,是通过用 SPI 将 0xFF 写入地址 0x7F 实现的。芯片收到这个命令后,会立即进行 复位操作,回到 IDLE 状态,并立即重新进行芯片初始化流程。所以用户发送软复位命令后,是查询不到 IDLE 状态的,因为这个状态一闪而过。

#### 3.4 RFPDK 简介

RFPDK 为 CMOSTEK 提供的用于配置或烧录 RF 芯片的软件工具,在 Windows 环境安装运行。对于 CMT2300A 来说,RFPDK 的作用是通过用户在界面上输入的参数,生成寄存器配置文件。用户可将该文件导入 MCU 程序来进行寄存器配置。

CMT2300A的配置思路是,在芯片初始化过程中,用户先通过使用RFPDK来生成寄存器配置文件,对芯片进行初始化配置。然后,根据应用需要,用户可以在应用程序中对芯片的某些特定的寄存器进行灵活的配置和控制。因此,用户只需要懂得操作RFPDK,以及选择性地去理解他们需要理解的寄存器就行了。

之前的章节对寄存器做了一个简单介绍。这个章节会对 RFPDK 做一个简单介绍,然后在后续的章节介绍 如何结合两者开展配置工作。

下面是 RFPDK 的截图:



图 8. CMT2300A RFPDK

界面上,需要用户输入的有7个主要板块:

表 7. RFPDK 的主要板块

| RFPDK 板块            | 配置参数内容          | RFPDK 输入参数与寄存器的关系        |
|---------------------|-----------------|--------------------------|
| RF Settings         | 频率,数据率,功率等 RF   | 输入参数进行复杂的计算后生成寄存器内容,用户无需 |
|                     | 参数              | 理解寄存器内容                  |
| Operation Settings  | 系统运行参数          | 输入参数与寄存器——对应,用户可以理解      |
| OOK Demod           | OOK 解调参数        | 输入参数进行复杂的计算后生成寄存器内容,用户无需 |
| Settings            |                 | 理解寄存器内容,一般情况用户可使用默认参数    |
| FSK Demod Settings  | FSK 解调参数        | 输入参数进行复杂的计算后生成寄存器内容,用户无需 |
|                     |                 | 理解寄存器内容,一般情况用户可使用默认参数    |
| Baseband 1 Settings | 基带编解码和 FIFO 等参数 | 输入参数与寄存器——对应,用户可以理解      |
| Baseband 2 Settings | 基带包格式参数         | 输入参数与寄存器——对应,用户可以理解      |
| Feature Settings    | 其余功能参数          | 输入参数与寄存器——对应,用户可以理解      |

下面是生成的配置文件的实例。

首先在文件的上部的注释,用于确认当前成功生成的配置信息。这部分通常是查错时使用,一般情况下用户不需要太关注。

CMT2300A Configuration File

Generated by CMOSTEK RFPDK 1.41 Beta

2017.02.13 16:26

= Advanced : Mode Part Number = CMT2300A Frequency = 433.920 MHz = 26.0000 MHz Xtal Frequency Demodulation = FSK AGC = On Data Rate = 2.4 kbps Deviation = 4.8 kHzTxXtalTol. = 20 ppm Rx XtalTol. = 20 ppm

Tx Power = +16 dBm

Gaussian BT = NA

Bandwidth = Auto-Select kHz

CDR Type = Counting

; CDR DR Range = NA ; AFC = On

; AFC Method = Auto-Select ; Data Representation = 0:F-low 1:F-high

Rx Duty-Cycle = Off Tx Duty-Cycle = Off Sleep Timer = Off Sleep Time = NA Rx Timer = Off Rx Time T1 = NA Rx Time T2 = NA Rx Exit State = SLEEP = SLEEP Tx Exit State SLP Mode = Disable

= PJD **RSSI Valid Source** PJD Window = 8 Jumps LFOSC Calibration = On Xtal Stable Time = 155 us **RSSI Compare TH** = NA Data Mode = Packet Whitening = Disable Whiten Type = NA Whiten Seed Type = NA Whiten Seed = NA Manchester = Disable Manchester Type = NA = Disable **FEC** 

FEC Type = NA
Tx Prefix Type = 0
Tx Packet Number = 1
Tx Packet Gap = 32
Fifo Threshold = 16

; Packet Type = Fixed Length

; Node-Length Position = NA Payload Bit Order = Start from msb Preamble Rx Size = 2 Preamble Tx Size = 8 : Preamble Value = 170 Preamble Unit = 8-bit Sync Size = 2-byte Sync Value = 4660 Sync Tolerance = None = Disable Sync Manch ; Node ID Size = NA ; Node ID Value = NA Node ID Mode = None Node ID Err Mask = NA Node ID Free = NA Payload Length = 32 CRC Options CRC Seed CRC Range = None = NA = NA CRC Swap = NA CRC Bit Inv = NA CRC Bit Order = NA **Dout Mute** = Off Dout Adjust Mode = Disable **Dout Adjust Percentage** = NA Collision Detect = Off Collision Detect Offset = NA **RSSI Detect Mode** = Always = No Filtering **RSSI Filter Setting** ; RF Performance = Low ; LBD Threshold = 2.4 VSystem Clock Output = Off System Clock Frequency = NA **RSSI Offset** = 26 ; RSSI Offset Sign

文件的后半部分,就是用户需要导入 MCU 程序的寄存器配置内容,用 16 进制表示。为了用户使用方便,工具会自动将所有寄存器的内容划分成 6 个区,地址范围是 0x00 – 0x5F。为了方便阅读,下面用列表的方式显示 6 个区的内容。

| •                 |                       |
|-------------------|-----------------------|
| The following are | the Register contents |

| [CMT Bank] [Syst                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 | em Bank] [                                                                                                 | Frequer                                                              | ncy Bank]                                                             | [Data Ra                                                                                             | ate Bank]                                                                                                     | [Baseba                                                                                              | nd Bank]                                                                              | [TX E                                                                                        | Bank]                                              |
|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|------------------------------------------------------------------------------------------------------------|----------------------------------------------------------------------|-----------------------------------------------------------------------|------------------------------------------------------------------------------------------------------|---------------------------------------------------------------------------------------------------------------|------------------------------------------------------------------------------------------------------|---------------------------------------------------------------------------------------|----------------------------------------------------------------------------------------------|----------------------------------------------------|
| Addr         Value         Add           0x00         0x00         0x00           0x01         0x66         0x00           0x02         0x6C         0x0           0x03         0x7C         0x0           0x04         0xF0         0x1           0x05         0x80         0x1           0x06         0x14         0x1           0x07         0x08         0x1           0x08         0xB1         0x1           0x09         0x03         0x1           0x0A         0x00         0x1           0x0B         0xD0         0x1 | C 0xA5<br>D 0xE0<br>E 0x30<br>F 0x00<br>D 0x00<br>1 0xF4<br>2 0x10<br>3 0xE2<br>4 0x42<br>5 0x20<br>6 0x00 | Addr<br>0x18<br>0x19<br>0x1A<br>0x1B<br>0x1C<br>0x1D<br>0x1E<br>0x1F | Value<br>0x42<br>0x71<br>0xCE<br>0x1C<br>0x42<br>0x5B<br>0x1C<br>0x1C | Addr<br>0x20<br>0x21<br>0x22<br>0x23<br>0x24<br>0x25<br>0x26<br>0x27<br>0x28<br>0x29<br>0x2A<br>0x2B | Value<br>0x32<br>0x18<br>0x00<br>0x99<br>0xC1<br>0x9B<br>0x06<br>0x0A<br>0x9F<br>0x39<br>0x29<br>0x29<br>0xC0 | Addr<br>0x38<br>0x39<br>0x3A<br>0x3B<br>0x3C<br>0x3D<br>0x3E<br>0x3F<br>0x40<br>0x41<br>0x42<br>0x43 | Value<br>0x12<br>0x08<br>0x00<br>0xAA<br>0x02<br>0x00<br>0x00<br>0x00<br>0x00<br>0x00 | Addr<br>0x55<br>0x56<br>0x57<br>0x58<br>0x59<br>0x5A<br>0x5B<br>0x5C<br>0x5D<br>0x5E<br>0x5F | Value 0x50 0x06 0x03 0x00 0x44 0xD0 0x72 0x0C 0x3F |

| [CMT Bank] | [System Bank] | [Frequency Bank] | 0x2F<br>0x30<br>0x31<br>0x32 | 0x51<br>0x2A<br>0x53<br>0x00<br>0x00<br>0xB4 | 0x45<br>0x46<br>0x47<br>0x48<br>0x49<br>0x4A | nd Bank]<br>0x00<br>0x1F<br>0x00<br>0x00<br>0x00<br>0x00 | [TX Bank] |
|------------|---------------|------------------|------------------------------|----------------------------------------------|----------------------------------------------|----------------------------------------------------------|-----------|
|            |               |                  |                              |                                              |                                              |                                                          |           |
|            |               |                  | 0x32                         | 0xB4                                         | 0x4A                                         | 0x00                                                     |           |
|            |               |                  | 0x33                         | 0x00                                         | 0x4B                                         | 0x00                                                     |           |
|            |               |                  | 0x34                         | 0x00                                         | 0x4C                                         | 0x00                                                     |           |
|            |               |                  | 0x35                         | 0x01                                         | 0x4D                                         | 0x00                                                     |           |
|            |               |                  | 0x36                         | 0x00                                         | 0x4E                                         | 0x00                                                     |           |
|            |               |                  | 0x37                         | 0x00                                         | 0x4F                                         | 0x00                                                     |           |
|            |               |                  |                              |                                              | 0x50                                         | 0x00                                                     |           |
|            |               |                  |                              |                                              | 0x51                                         | 0x00                                                     |           |
|            |               |                  |                              |                                              | 0x52                                         | 0x00                                                     |           |
|            |               |                  |                              |                                              | 0x53                                         | 0x20                                                     |           |
|            |               |                  |                              |                                              | 0x54                                         | 0x10                                                     |           |

最后一部分是用于工具自身校验的 CRC 值,用户可以忽略。

The following is the CRC result for the above Register contents

0xDE67

## 3.5 芯片初始化流程

客户需要用 RFPDK 生成配置区(0x00 – 0x5F)的内容,以备 MCU 用来做初始配置。芯片上电或者复位 之后会自动进入 SLEEP 等待 MCU 操作。MCU 可以按照以下的初始化流程来操作:

- 1. 在 MCU 准备好工作后,发送一次软复位,等待 20ms。
- 2. 确认芯片完成了复位并停留在 SLEEP 状态。
- 3. 发送 go stby 命令并确认芯片进入了 STBY 状态。
- 4. 将 RFPDK 生成的寄存器内容写入配置区,地址是 0x00 0x5F。
- 5. 项将地址为 0x09 寄存器低 3 比特[2:0]配置为 0x02, 这个为内部优化配置项;
- 6. 如果不需要使用 SLEEP TIMER,将 RECAL\_LFOSC\_EN, LFSOC\_CAL1\_EN 和 LFOSC\_CAL2\_EN 配置成 0。
- 7. 按照实际需要,设置好控制区 1 (0x60 0x6A) 的寄存器,将 RSTN IN EN 设置为 0。
- 8. 将 CUS\_EN\_CTL (0x62) 寄存器的第 5 个比特 ERROR\_STOP\_EN 配置成为 1,这个比特会让芯片在 遇到异常干扰情况下停留在 Error 状态,让 MCU 能通过状态读取来判断(即异常诊断机制);将 CUS\_MODE\_STA (0x61) 寄存器的第 4 个比特 CFG\_RETAIN 配置成 1,这个比特会让 0x00 0x5F 整个配置区的值不会被软复位擦除掉。
- 9. 发送 go sleep 命令,这个动作让寄存器配置生效。

初始化完成后,就可以开始工作了。往后要更改全部或者部分的寄存器,也要让芯片安全地切换并停留在 STBY 状态,才可以配置,完成后要切换到 SLEEP 让其生效。无论任何时候要更改配置区的寄存器,都要按照 这个步骤进行配置。

另外,如何当前芯片处于全自动的 Duty Cycle 工作模式,MCU 必须先安全地让芯片退出 Duty Cycle 模式,然后按上面介绍的流程去配置。关于进入和退出 Duty Cycle 模式的操作细节,在《AN146-CMT2300A 低功耗

模式使用指南》有详细介绍。

CMT2300A 初始化代码操作详见附录 4。

## 3.6 配置区的功能划分

如前面提到,整个配置区按照功能被划分成 6 个片区,与 RFPDK 生成的寄存器文件划分的区域一一对应。 当用户需要更改某一项功能的时候,就根据使用指引,直接将对应的区域修改就可以了,不需要牵涉到别的寄存器,也不需去研究明白具体某个寄存器的内容,因为这些内容都是用 RFPDK 配置生成的。

例如,用户希望在应用中修改数据率,就先用 RFPDK 配置好要使用的数据率,然后导出整个寄存器配置 内容,再将数据率区对应的内容摘取出来作为一个数组写在 MCU 程序里,到程序需要修改数据率的时候,就 将这部分内容直接写入芯片对应的寄存器地址就可以了。

下面的列表,分别给出 FSK 和 OOK 模式下 6 个区是如何划分的。两者的主要区别在于数据率区的划分。

| 区域           | 地址                | RFPDK 生成文件的区域名称 |  |  |
|--------------|-------------------|-----------------|--|--|
| CMT 区        | 0x00 – 0x0B       | CMT Bank        |  |  |
| 系统区          | 0x0C - 0x17       | System Bank     |  |  |
| 频率区          | 0x18 – 0x1F       | Frequency Bank  |  |  |
| 数据率区         | 需填写区: 0x20 - 0x32 | Data Rate Bank  |  |  |
| 製店至 <u>区</u> | 可忽略区: 0x33-0x37   |                 |  |  |
| 基带区          | 0x38 - 0x54       | Baseband Bank   |  |  |
| 发射区          | 0x55 – 0x5F       | TX Bank         |  |  |

表 8. CMT2300A FSK 模式下寄存器配置区划分表

表 9. CMT2300A OOK 模式下寄存器配置区划分表

| 区域    | 地址                | RFPDK 生成文件的区域名称 |  |  |  |
|-------|-------------------|-----------------|--|--|--|
| CMT 区 | 0x00 – 0x0B       | CMT Bank        |  |  |  |
| 系统区   | 0x0C - 0x17       | System Bank     |  |  |  |
| 频率区   | 0x18 – 0x1F       | Frequency Bank  |  |  |  |
|       | 需填写区: 0x20 – 0x23 |                 |  |  |  |
| 数据率区  | 可忽略区: 0x24-0x2A   | Data Rate Bank  |  |  |  |
|       | 需填写区: 0x2B – 0x37 |                 |  |  |  |
| 基带区   | 0x38 – 0x54       | Baseband Bank   |  |  |  |
| 发射区   | 0x55 – 0x5F       | TX Bank         |  |  |  |

表中的可忽略区,指的是用户无需进行配置的区域。下面简单介绍一下每一个区的内容,其中 CMT 区,频率区,数据率区,发射区的寄存器用户无须理解,直接导入 RFPDK 生成的参数即可。

## 3.6.1 CMT区(0x00-0x0B)

CMT 区是给 CMOSTEK 内部使用的,用户可使用 RFPDK 生成的内容直接填写。

表 10. CMT 区

| Addr | R/W | Name      | Bit 7 | Bit 6 | Bit 5 | Bit 4  | Bit 3      | Bit 2   | Bit 1 | Bit 0 | Function  |  |  |  |  |
|------|-----|-----------|-------|-------|-------|--------|------------|---------|-------|-------|-----------|--|--|--|--|
| 0x00 | RW  | CUS_CMT1  |       |       |       |        |            |         |       |       |           |  |  |  |  |
| 0x01 | RW  | CUS_CMT2  | 1     |       |       |        |            |         |       |       |           |  |  |  |  |
| 0x02 | RW  | CUS_CMT3  | 1     |       |       |        |            |         |       |       |           |  |  |  |  |
| 0x03 | RW  | CUS_CMT4  | 1     |       |       |        |            |         |       |       |           |  |  |  |  |
| 0x04 | RW  | CUS_CMT5  | 1     |       |       |        |            |         |       |       |           |  |  |  |  |
| 0x05 | RW  | CUS_CMT6  | 1     |       | 田市    | 工活曲級 古 | 接用RFPDK生质  | 4. E. A |       |       | CMT 🗵     |  |  |  |  |
| 0x06 | RW  | CUS_CMT7  | 1     |       | 用厂。   | 儿测理胖,且 | 按用 KFPUK生用 | 以守八     |       |       | CIVIT (A. |  |  |  |  |
| 0x07 | RW  | CUS_CMT8  | 1     |       |       |        |            |         |       |       |           |  |  |  |  |
| 0x08 | RW  | CUS_CMT9  | 1     |       |       |        |            |         |       |       |           |  |  |  |  |
| 0x09 | RW  | CUS_CMT10 | 1     |       |       |        |            |         |       |       |           |  |  |  |  |
| 0x0A | RW  | CUS_CMT11 | 1     |       |       |        |            |         |       |       |           |  |  |  |  |
| 0x0B | RW  | CUS_RSSI  | 1     |       |       |        |            |         |       |       |           |  |  |  |  |

#### 3.6.2 系统区(0x0C - 0x17)

表 11. 系统区

| Addr | R/W | Name      | Bit 7           | Bit 6         | Bit 5                | Bit 4            | Bit 3                                  | Bit 2      | Bit 1       | Bit 0          |  |
|------|-----|-----------|-----------------|---------------|----------------------|------------------|----------------------------------------|------------|-------------|----------------|--|
| 0x0C | RW  | CUS_SYS1  | LMT_V           | FR [1:0]      | MIXER_I              | BIAS [1:0]       | LNA_MC                                 | DDE [1:0]  | LNA_BI      | LNA_BIAS [1:0] |  |
| 0x0D | RW  | CUS_SYS2  | LFOSC_RECAL_EN  | LFOSC_CAL1_EN | LFOSC_CAL2_EN        | RX_TIMER_EN      | SLEEP_TIMER_EN                         | TX_DC_EN   | RX_DC_EN    | DC_PAUSE       |  |
| 0x0E | RW  | CUS_SYS3  | SLEEP_BYPASS_EN |               | XTAL_STB_TIME [2:0]  |                  | TX_EXIT_S                              | TATE [1:0] | RX_EXIT_S   | STATE [1:0]    |  |
| 0x0F | RW  | CUS_SYS4  |                 |               |                      | SLEEP_TIM        | IER_M [7:0]                            |            |             |                |  |
| 0x10 | RW  | CUS_SYS5  |                 |               | SLEEP_TIMER_M [10:8] |                  |                                        | SLEEP_TIM  | IER_R [3:0] |                |  |
| 0x11 | RW  | CUS_SYS6  |                 |               |                      | RX_TIMER         | T1_M [7:0]                             |            |             |                |  |
| 0x12 | RW  | CUS_SYS7  |                 |               | RX_TIMER_T1_M [10:8] |                  |                                        | RX_TIMER_  | _T1_R [3:0] |                |  |
| 0x13 | RW  | CUS_SYS8  |                 |               |                      | RX_TIMER         | T2_M [7:0]                             |            |             |                |  |
| 0x14 | RW  | CUS_SYS9  |                 |               | RX_TIMER_T2_M [10:8] |                  |                                        | RX_TIMER_  | T2_R [3:0]  |                |  |
| 0x15 | RW  | CUS_SYS10 | COL_DET_EN      | COL_OFS_SEL   | RX_AUTO_EXIT_DIS     | DOUT_MUTE        | UT_MUTE RX_EXTEND_MODE [3:0]           |            |             |                |  |
| 0x16 | RW  | CUS_SYS11 | PJD_TH_SEL      | CCA_INT       | _SEL [1:0]           | RSSI_DET         | RSSI_DET_SEL [1:0] RSSI_AVG_MODE [2:0] |            |             |                |  |
| 0x17 | RW  | CUS_SYS12 | PJD_WIN         | SEL [1:0]     | CLKOUT_EN            | CLKOUT_DIV [4:0] |                                        |            |             |                |  |

系统区的参数负责对系统运转模式以及一些系统 Feature 进行控制,例如是否开启 SLEEP TIMER,是否 开启 DUTY CYCLE,如何利用 RSSI 或者 PJD(相位跳变检测)来进行超低功耗接收。

## 3.6.3 频率区(0x18-0x1F)

频率区负责配置 RX 和 TX 频点。用户可使用 RFPDK 生成的内容直接填写。如果用户希望在应用过程当中改变频点,有两种做法:

- 1. 使用 RFPDK 生成对应各频点的参数,更改频点时重新写入整个频率区的寄存器。
- 2. 以初始化时频率区设置的频点作为一个基础频点,然后使用快速手动调频机制去切换新的频点。

表 12.频率区

| Addr | R/W | Name    | Bit 7 | Bit 6 | Bit 5 | Bit 4   | Bit 3              | Bit 2      | Bit 1 | Bit 0 |
|------|-----|---------|-------|-------|-------|---------|--------------------|------------|-------|-------|
| 0x18 | RW  | CUS_RF1 |       |       |       |         |                    |            |       |       |
| 0x19 | RW  | CUS_RF2 |       |       |       |         |                    |            |       |       |
| 0x1A | RW  | CUS_RF3 |       |       |       |         |                    |            |       |       |
| 0x1B | RW  | CUS_RF4 |       |       | 田白    | 工活细級 古  | 接用RFPDK生质          | #: 巳 )     |       |       |
| 0x1C | RW  | CUS_RF5 |       |       | 用厂。   | 心沙垤胖,且: | <b>按用 KFPUK</b> 主点 | <b>以寸八</b> |       |       |
| 0x1D | RW  | CUS_RF6 |       |       |       |         |                    |            |       |       |
| 0x1E | RW  | CUS_RF7 |       |       |       |         |                    |            |       |       |
| 0x1F | RW  | CUS RF8 |       |       |       |         |                    |            |       |       |

对于某些特殊应用,TX 和RX 频点需要分开配置,需要操作特定的寄存器,详情请咨询CMOSTEK的技术支持。

#### 3.6.4 数据率区(0x20-0x37)

如前面介绍,数据率区的地址划分要分 FSK 和 OOK 两种情况,可忽略的部分为用户无须写入的部分。数据率区要配置的内容很多,因为不同的数据率会影响到 FSK 或 OOK 的解调参数,还有时钟恢复,以及 AGC

的配置,因此覆盖了比较多的地址。如果用户想在应用程序中改变数据率,需要预先储存 RFPDK 生成的对应数据率区的参数,然后写入整个数据率区的内容(可忽略区除外)。

TX 和 RX 的数据率是统一配置的。如果用户在应用中,需要使用不同的 TX 和 RX 数据率,就必须在切换 TX/RX 之前重新配置一下数据率区。但是,对 TX 数据率起作用的寄存器地址就只有 0x20, 0x21, 0x22, 如果 用户从 RX 切换到 TX 并且要改变数据率,就只需要改变这 3 个寄存器就可以了;反之,用户从 TX 切换到 RX 并且要改变数据率,就要写入整个数据率区。

表 13.数据率区

#### 3.6.5 基带区(0x38-0x54)

#### Addr R/W Bit 5 Name Bit 7 Bit 2 Bit 0 CUS\_PKT1 CUS\_PKT2 CUS\_PKT3 RW TX\_PREAM\_SIZE [7 SYNC SIZE [2:0] SYNC\_VALUE [7:0] CUS\_PKT9 CUS\_PKT10 CUS\_PKT11 LENG [7:01 RESV NODE\_VALUE [7:0] CUS PKT18 CUS PKT19 CUS PKT20 CUS PKT21 CUS PKT21 0x49 0x4A FEC EN CRC TYPE [1:0] CRC\_SEED [7:0] WHITEN SEED [7:0 TX\_PREFIX\_TYPE [1:0]

表 14.基带区

基带区主要就是用于配置发射和接收数据的包格式和编解码,还有一部分 FIFO 的配置 (FIFO 的使用模式和控制寄存器主要放在控制区)。这部分的内容与 RFPDK 的参数一一对应,用户需要详细了解后进行配置。

#### 3.6.6 发射区(0x55 - 0x5F)

发射区主要负责配置 TX 的参数,由于 TX 的数据率跟 RX 是统一的,所以被归类到数据率区里面。TX 的配置相关性比较小,如果用户只想单独改变某一项特性,例如功率,或者是 Deviation,又或者是 LBD 的配置,是不需要整个发射区写一遍的,只需要配置某几个寄存器。因此,对于这些发射区来说,用户不需要去理解每

一个寄存器的意义和计算方式,但是需要知道什么时候需要更改哪几个寄存器,详情请参考《AN149-CMT2300A射频参数配置指南》。

表 15.发射区

| Addr | R/W | Name     | Bit 7 | Bit 6 | Bit 5  | Bit 4                                | Bit 3             | Bit 2 | Bit 1 | Bit 0 |
|------|-----|----------|-------|-------|--------|--------------------------------------|-------------------|-------|-------|-------|
| 0x55 | RW  | CUS_TX1  |       |       |        |                                      |                   | •     |       |       |
| 0x56 | RW  | CUS_TX2  |       |       |        |                                      |                   |       |       |       |
| 0x57 | RW  | CUS_TX3  |       |       |        |                                      |                   |       |       |       |
| 0x58 | RW  | CUS_TX4  |       |       |        |                                      |                   |       |       |       |
| 0x59 | RW  | CUS_TX5  |       |       |        |                                      |                   |       |       |       |
| 0x5A | RW  | CUS_TX6  |       |       | 用户-    | 无须理解,直                               | <b>第用RFPDK</b> 生月 | 龙导入   |       |       |
| 0x5B | RW  | CUS_TX7  |       |       | /14/ > | /L////////////////////////////////// | X/11/11/12/12/    | ~ 3/1 |       |       |
| 0x5C | RW  | CUS_TX8  |       |       |        |                                      |                   |       |       |       |
| 0x5D | RW  | CUS_TX9  |       |       |        |                                      |                   |       |       |       |
| 0x5E | RW  | CUS_TX10 |       |       |        |                                      |                   |       |       |       |
| 0x5F | RW  | CUS_LBD  |       |       |        |                                      |                   |       |       |       |

## 3.7 控制区的使用简介

如前面介绍,控制区分为 1 和 2 两个区。控制区 1 是在 SLEEP 状态是可以保存的,控制区 2 在 SLEEP 状态是不能保存的。

## 控制区 1 (0x60 - 0x6A)

表 16.控制 1 区

| Addr | R/W | Name          | Bit 7      | Bit 6            | Bit 5         | Bit 4             | Bit 3         | Bit 2          | Bit 1         | Bit 0              |  |  |  |
|------|-----|---------------|------------|------------------|---------------|-------------------|---------------|----------------|---------------|--------------------|--|--|--|
| 0x60 | RW  | CUS_MODE_CTL  |            |                  |               | CHIP_MOI          | DE_SWT [7:0]  |                |               |                    |  |  |  |
| 0x61 | RW  | CUS_MODE_STA  | RESV       | RESV             | RSTN_IN_EN    | CFG_RETAIN        |               | CHIP_MOD       | E_STA [3:0]   |                    |  |  |  |
| 0x62 | RW  | CUS_EN_CTL    | RESV       | RESV             | ERROR_STOP_EN | RESV              | RESV          | RESV           | RESV          | RESV               |  |  |  |
| 0x63 | RW  | CUS_FREQ_CHNL |            | FH_CHANNEL [7:0] |               |                   |               |                |               |                    |  |  |  |
| 0x64 | RW  | CUS_FREQ_OFS  |            |                  |               | FH_OF             | SET [7:0]     |                |               |                    |  |  |  |
| 0x65 | RW  | CUS_IO_SEL    | RESV       | RESV             | GPIO3_        | SEL [1:0]         | GPIO2_        | SEL [1:0]      | GPIO1_        | SEL [1:0]          |  |  |  |
| 0x66 | RW  | CUS_INT1_CTL  | RF_SWT1_EN | RF_SWT2_EN       | INT_POLAR     |                   |               | INT1_SEL [4:0] |               |                    |  |  |  |
| 0x67 | RW  | CUS_INT2_CTL  | RESV       | LFOSC_OUT_EN     | TX_DIN_INV    |                   |               | INT2_SEL [4:0] |               |                    |  |  |  |
| 0x68 | RW  | CUS_INT_EN    | SL_TMO_EN  | RX_TMO_EN        | TX_DONE_EN    | PREAM_OK_EN       | SYNC_OK_EN    | NODE_OK_EN     | CRC_OK_EN     | PKT_DONE_EN        |  |  |  |
| 0x69 | RW  | CUS_FIFO_CTL  | TX_DIN_EN  | TX_DIN_          | SEL [1:0]     | FIFO_AUTO_CLR_DIS | FIFO_TX_RD_EN | FIFO_RX_TX_SEL | FIFO_MERGE_EN | SPI_FIFO_RD_WR_SEL |  |  |  |
| 0x6A | w   | CUS_INT_CLR1  | RESV       | RESV             | SL_TMO_FLG    | RX_TMO_FLG        | TX_DONE_FLG   | TX_DONE_CLR    | SL_TMO_CLR    | RX_TMO_CLR         |  |  |  |

#### 控制区 2 (0x6B - 0x71)

表 17.控制 2 区

| Addr | R/W | Name           | Bit 7   | Bit 6            | Bit 5            | Bit 4          | Bit 3           | Bit 2            | Bit 1            | Bit 0          |  |  |  |
|------|-----|----------------|---------|------------------|------------------|----------------|-----------------|------------------|------------------|----------------|--|--|--|
| 0x6B | W   | CUS_INT_CLR2   | RESV    | RESV             | LBD_CLR          | PREAM_OK_CLR   | SYNC_OK_CLR     | NODE_OK_CLR      | CRC_OK_CLR       | PKT_DONE_CLR   |  |  |  |
| 0x6C | W   | CUS_FIFO_CLR   | RESV    | RESV             | RESV             | RESV           | RESV            | FIFO_RESTORE     | FIFO_CLR_RX      | FIFO_CLR_TX    |  |  |  |
| 0x6D | R   | CUS_INT_FLAG   | LBD_FLG | COL_ERR_FLG      | PKT_ERR_FLG      | PREAM_OK_FLG   | SYNC_OK_FLG     | NODE_OK_FLG      | CRC_OK_FLG       | PKT_OK_FLG     |  |  |  |
| 0x6E | R   | CUS_FIFO_FLAG  | RESV    | RX_FIFO_FULL_FLG | RX_FIFO_NMTY_FLG | RX_FIFO_TH_FLG | RX_FIFO_OVF_FLG | TX_FIFO_FULL_FLG | TX_FIFO_NMTY_FLG | TX_FIFO_TH_FLG |  |  |  |
| 0x6F | R   | CUS_RSSI_CODE  |         | RSSI_CODE [7:0]  |                  |                |                 |                  |                  |                |  |  |  |
| 0x70 | R   | CUS_RSSI_DBM   |         | RSSI_DBM [7:0]   |                  |                |                 |                  |                  |                |  |  |  |
| 0x71 | R   | CUS LBD RESULT |         | LBD RESULT [7:0] |                  |                |                 |                  |                  |                |  |  |  |

用户可以通过操作控制区,来实现对芯片的工作模式切换,IO 和中断控制,FIFO 控制,手动跳频,RSSI 读取,等等。因此,控制区的寄存器是用户在应用程序中频繁操作的。

## 3.8 流程总结

从上面介绍的信息可以总结出,用户操作芯片的主要流程其实就是包含了3步:

- 1. 阅读相关的 AN 文档,使用 RFPDK 生成想要的寄存器文件。
- 2. 对芯片进行初始化配置流程。
- 3. 执行应用程序,在应用程序中有两大类操作:
  - a) 进行配置区的更改- 需要搞清楚需要更改的配置属于配置区中的哪个功能区,用 RFPDK 生成新的配置表,将需要更改的区域截取出来并导入程序,在需要的时候将内容写入对应的寄存器地址。
  - b) 控制芯片进行工作- 搞清楚控制区 1 和控制区 2 的寄存器含义, 阅读 AN 中详解介绍的每一项芯

片特性和操作规则,包括了 FIFO 控制,IO 和中断控制,RSSI 读取,手动跳频,等等,再对芯片进行符合应用要求的操作。

## 4 CMT2300A\_DemoEasy 简介

这个章节会详细地介绍 CMT2300B 的 Demo 程序,该程序与上文介绍的种种操作紧密结合。程序中调用的函数,其源代码会在第 5 章里面给出。

## 4.1 软件层次结构

为了规范 CMT2300A 操作流程,加强可移植性,Demo 程序做了分层处理,每个模块都向下调用相应的 API 函数。整个程序主要分为下面 5 个层:

1. Application: 应用层, Demo 中为简单的收发数据包

2. Radio handlers: 芯片处理层,包含芯片的初始化,配置,状态控制等流程

3. CMT2300A drivers: 芯片驱动层,提供给上层调用

4. Hardware abstraction layer: 抽象硬件层,实现芯片的寄存器,FIFO,GPIO的访问和控制

5. Hardware: 硬件层,包括 MCU 提供的 LED,按键,SPI 通讯等资源



图 9. 软件层次结构图

## 4.2 软件实现以及调用关系

这里介绍模块相互间的调用关系,系统初始化流程,以及工作流程,其中包括了下面5个主要文件:

main.c: 应用层实现
 radio.c: 芯片处理层实现
 cmt2300a.c: 芯片驱动层实现
 cmt2300a\_hal.c: 抽象硬件层实现

5. cmt spi3.c: 芯片 SPI 模拟时序实现,分为寄存器和 FIFO 访问时序

下图中画出了前 4 层的文件,并列出了没层执行的函数,cmt\_sp3.c 文件负责提供底层 SPI 的函数。



图 10. 软件实现以及调用关系图

## 4.2.1 CMT2300A 初始化

芯片上电之后必须调用 RF\_Init()函数,做一次初始化,包括初始化 SPI, GPIO1/2/3, 软复位,使能以及关闭一些寄存器。下面是初始化流程图:



图 11. CMT2300A 初始化流程图

## 4.2.2 CMT2300A 配置

芯片初始化完成之后,需要调用 RF\_Config 函数,在 STBY 状态下,对芯片寄存器,中断,GPIO 进行配置,最后进入 SLEEP 状态让配置生效。下面是配置流程图:



图 12. CMT2300A 配置流程图

## 4.2.3 CMT2300A 状态处理

芯片配置完成之后,可调用 RF\_StartTx()或 RF\_StartRx()函数,进入发射或者接收状态,之后循环调用 RF\_Process()函数来进行通讯处理。RF\_Process()中使用一个状态机对芯片进行控制,并返回状态结果给应用 层进行处理。

RF\_Process()内部状态:

1. RF\_STATE\_IDLE: 空闲状态

RF\_STATE\_RX\_START: 接收启动状态,使能读 FIFO,进行接收
 RF\_STATE\_RX\_WAIT: 接收等待状态,不停检测接收完成中断
 RF\_STATE\_RX\_DONE: 接收完成状态,读 FIFO,检查并清除中断

5. RF STATE RX TIMEOUT:接收超时状态,让芯片退出接收

6. RF\_STATE\_TX\_START: 发射启动状态,填写 FIFO 数据,进入发射7. RF\_STATE\_TX\_WAIT: 发射等待状态,不停检测发射完成中断

8. RF\_STATE\_TX\_DONE: 发射完成状态,检查并清除中断 9. RF\_STATE\_TX\_TIMEOUT: 发射超时状态,让芯片退出发射

10. RF\_STATE\_ERROR: 错误状态,芯片无法进入接收或发射,对芯片进行软复位,并重新配置

#### RF\_Process()返回结果:

6. RF\_TX\_TIMEOUT:

 1. RF\_IDLE:
 芯片空闲,可让其进入接收或者发射

 2. RF\_BUSY:
 芯片忙碌,当前正在发射或者接收数据

 3. RF\_RX\_DONE:
 芯片接收完成,上层可处理接收数据

 4. RF\_RX\_TIMEOUT:
 芯片接收超时

 5. RF\_TX\_DONE:
 芯片发射完成

芯片发射超时

7. RF\_ERROR: 芯片接收或者发射错误



图 13. CMT2300A 状态处理图

## 4.3 软件目录结构

Demo 程序基于 RFEB 平台,使用 Keil5 IDE 进行开发,有一个完整的工程目录:

Libraries: STM32F103 相关库文件
 MDK-ARM: Keil5 相关工程和编译文件

3. USER: Demo 源程序

4. clear.bat: 执行可清空所有编译中间文件

5. services: 基于 MCU 实现的时间,中断等服务6. platform: 平台相关的配置,控制等文件

7. periph: LED, 按键, LCD, SPI 等外设资源

8. radio: CMT2300A 全部 API 接口文件

9. cmt2300a\_params.h: RFPDK 导出 exp 文件转换的头文件,一一对应 exp 文件的各个寄存器 Bank

10. cmt2300a\_defs.h: CMT2300A 芯片的寄存器地址宏定义



图 14. 软件目录结构图

#### 4.3.1 应用层源代码

main.c 为应用层源代码,配置 g\_bEnableMaster 选择主机或者从机,分别调用 OnMaster(),OnSlave()来 进行 CMT2300A 收发通讯。

#### 4.3.2 模拟 SPI 实现源代码

cmt\_spi3.c 是针对 CMT2300A 实现的 SPI 通讯时序,如果需要移植到其他 MCU 平台,要修改下列宏定义。

```
* The following need to be modified by user
#define cmt spi3 csb out()
                          SET GPIO OUT (CMT CSB GPIO)
#define cmt_spi3_fcsb_out()
                          SET GPIO OUT (CMT FCSB GPIO)
#define cmt_spi3_scl_out()
                          SET GPIO OUT (CMT SCL GPIO)
#define cmt spi3 sda out()
                          SET GPIO OUT(CMT SDA GPIO)
#define cmt spi3 sda in()
                          SET GPIO IN(CMT SDA GPIO)
#define cmt_spi3_csb_1()
                        SET GPIO H (CMT CSB GPIO)
#define cmt_spi3_csb_0()
                         SET_GPIO_L (CMT_CSB_GPIO)
#define cmt spi3 fcsb 1()
                        SET GPIO H(CMT FCSB GPIO)
#define cmt spi3 fcsb 0()
                         SET GPIO L(CMT FCSB GPIO)
#define cmt_spi3_scl_1()
                         SET_GPIO_H (CMT_SCL_GPIO)
#define cmt spi3 scl 0()
                         SET GPIO L (CMT SCL GPIO)
#define cmt spi3 sda 1()
                         SET GPIO H (CMT SDA GPIO)
#define cmt spi3 sda 0()
                          SET GPIO L (CMT SDA GPIO)
```

#### 4.3.3 抽象硬件层源代码

cmt2300a\_hal.c 为抽象硬件层源代码,实现 CMT2300A 寄存器,FIFO,GPIO 访问接口。

```
* @name CMT2300A InitGpio
* @desc Initializes the CMT2300A interface GPIOs.
* *********************
void CMT2300A InitGpio(void);
* @name CMT2300A ReadReg
* @desc Read the CMT2300A register at the specified address.
* @paramaddr: register address
* @return Register value
* *********
u8 CMT2300A ReadReg(u8 addr);
* @name CMT2300A WriteReg
* @desc Write the CMT2300A register at the specified address.
* @paramaddr: register address
      dat: register value
void CMT2300A WriteReg(u8 addr, u8 dat);
* @name CMT2300A ReadFifo
* @desc Reads the contents of the CMT2300A FIFO.
* @parambuf: buffer where to copy the FIFO read data
     len: number of bytes to be read from the FIFO
void CMT2300A ReadFifo(u8 buf[], u16 len);
/*! ******************************
* @name CMT2300A WriteFifo
* @desc Writes the buffer contents to the CMT2300A FIFO.
* @parambuf: buffer containing data to be put on the FIFO
      len: number of bytes to be written to the FIFO
```

```
void CMT2300A_WriteFifo(const u8 buf[], u16 len);
```

如果需要将 Demo 程序移植到其他 MCU 平台,需要修改 cmt2300a hal.h 中的一些宏定义。

```
/* ***********************************
 The following need to be modified by user
******************
#define CMT2300A SetGpio1In()
                              SET_GPIO_IN(CMT_GPIO1_GPIO)
#define CMT2300A SetGpio2In()
                              SET GPIO IN(CMT GPIO2 GPIO)
#define CMT2300A SetGpio3In()
                              SET GPIO IN(CMT GPIO3 GPIO)
                              READ GPIO_PIN(CMT_GPIO1_GPIO)
#define CMT2300A ReadGpio1()
#define CMT2300A ReadGpio2()
                              READ GPIO PIN(CMT GPIO2 GPIO)
#define CMT2300A_ReadGpio3()
                              READ_GPIO_PIN(CMT_GPIO3_GPIO)
#define CMT2300A DelayMs(ms)
                              system delay ms(ms)
#define CMT2300A DelayUs(us)
                               system delay us(us)
#define CMT2300A GetTickCount()
                                g nSysTickCount
```

#### 4.3.4 芯片驱动层源代码

cmt2300a.c 为芯片驱动层源代码,提供芯片状态切换操作,中断,GPIO,FIFO 操作,通用寄存器配置和访问等。此部分属于固化的程序,和 MCU 平台无关,用户可不用对其修改。

```
CMT2300A_ClearInterruptFlags();
}
```

## 4.3.5 芯片处理层源代码

radio.c 为芯片处理层源代码。

```
/* RF state machine */
typedef enum {
  RF STATE IDLE = 0,
  RF STATE RX START,
  RF_STATE_RX_WAIT,
  RF_STATE_RX_DONE,
  RF_STATE_RX_TIMEOUT,
  RF STATE TX START,
  RF_STATE_TX_WAIT,
  RF_STATE_TX_DONE,
  RF_STATE_TX_TIMEOUT,
   RF_STATE_ERROR,
} EnumRFStatus;
/* RF process function results */
typedef enum {
   RF IDLE = 0,
  RF_BUSY,
  RF_RX_DONE,
  RF RX TIMEOUT,
  RF_TX_DONE,
  RF_TX_TIMEOUT,
  RF_ERROR,
} EnumRFResult;
//#define ENABLE_ANTENNA_SWITCH
```

## 5 附录

## 5.1 附录 1: Sample Code-SPI 读写操作代码示例

```
void cmt_spi3_write(u8 addr, u8 dat)
   cmt spi3 sda 1();
   cmt_spi3_sda_out();
   cmt_spi3_scl_0();
   cmt_spi3_scl_out();
   cmt_spi3_scl_0();
   cmt spi3 fcsb 1();
   cmt_spi3_fcsb_out();
   cmt_spi3_fcsb_1();
   cmt_spi3_csb_0();
                           > 0.5 SCL cycle
   cmt_spi3_delay();
   cmt_spi3_delay();
   cmt_spi3_send(addr&0x7F);
   cmt_spi3_send(dat);
   cmt_spi3_scl_0();
   /* > 0.5 SCL cycle */
   cmt_spi3_delay();
   cmt_spi3_delay();
   cmt_spi3_csb_1();
   cmt_spi3_sda_1();
   cmt_spi3_sda_in();
   cmt_spi3_fcsb_1();
}
void cmt_spi3_read(u8 addr, u8* p_dat)
```

```
cmt_spi3_sda_1();
cmt_spi3_sda_out();
cmt_spi3_scl_0();
cmt_spi3_scl_out();
cmt_spi3_scl_0();
cmt_spi3_fcsb_1();
cmt_spi3_fcsb_out();
cmt_spi3_fcsb_1();
cmt_spi3_csb_0();
cmt spi3 delay();
                  /* > 0.5 SCL cycle */
cmt_spi3_delay();
cmt_spi3_send(addr|0x80);
                           /* r/w = 1 */
cmt_spi3_sda_in(); /* Must set SDA to input before the falling edge of SCL */
*p dat = cmt spi3 recv();
cmt spi3 scl 0();
/* > 0.5 SCL cycle */
cmt_spi3_delay();
cmt_spi3_delay();
cmt_spi3_csb_1();
cmt_spi3_sda_1();
cmt spi3 sda in();
cmt_spi3_fcsb_1();
```

## 5.2 附录 2: Sample Code -SPI 读写 FIFO 操作代码示例

SPI 写 FIFO 子函数示例:

```
void cmt_spi3_write_fifo(const u8* p_buf, u16 len)
{
    u16 i;
```

```
cmt_spi3_fcsb_1();
   cmt_spi3_fcsb_out();
   cmt_spi3_fcsb_1();
   cmt_spi3_csb_1();
   cmt_spi3_csb_out();
   cmt_spi3_csb_1();
   cmt_spi3_scl_0();
   cmt_spi3_scl_out();
   cmt_spi3_scl_0();
   cmt_spi3_sda_out();
for(i=0; i<len; i++)
      cmt_spi3_fcsb_0();
      /* > 1 SCL cycle */
      cmt spi3 delay();
      cmt_spi3_delay();
      cmt_spi3_send(p_buf[i]);
      cmt_spi3_scl_0();
       /* > 2 us */
      cmt_spi3_delay_us();
      cmt_spi3_delay_us();
      cmt_spi3_delay_us();
       cmt_spi3_fcsb_1();
       /* > 4 us */
       cmt_spi3_delay_us();
      cmt spi3 delay us();
      cmt_spi3_delay_us();
      cmt_spi3_delay_us();
      cmt_spi3_delay_us();
      cmt_spi3_delay_us();
```

```
cmt_spi3_sda_in();
cmt_spi3_fcsb_1();
}
```

## SPI 读 FIFO 子函数示例:

```
void cmt spi3 read fifo(u8* p buf, u16 len)
{
   u16 i;
  cmt_spi3_fcsb_1();
   cmt_spi3_fcsb_out();
   cmt_spi3_fcsb_1();
  cmt_spi3_csb_1();
  cmt_spi3_csb_out();
   cmt_spi3_csb_1();
  cmt_spi3_scl_0();
  cmt_spi3_scl_out();
   cmt_spi3_scl_0();
   cmt_spi3_sda_in();
for(i=0; i<len; i++)
      cmt_spi3_fcsb_0();
      /* > 1 SCL cycle */
      cmt_spi3_delay();
      cmt_spi3_delay();
p_buf[i] = cmt_spi3_recv();
       cmt spi3 scl 0();
           2 us */
      cmt_spi3_delay_us();
      cmt_spi3_delay_us();
      cmt_spi3_delay_us();
      cmt_spi3_fcsb_1();
      /* > 4 us */
```

```
cmt_spi3_delay_us();
cmt_spi3_delay_us();
cmt_spi3_delay_us();
cmt_spi3_delay_us();
cmt_spi3_delay_us();
cmt_spi3_delay_us();
}

cmt_spi3_delay_us();
}
```

## 5.3 附录 3: Sample Code-状态切换库函数代码示例

```
/*! **************
* @name CMT2300A_GoSleep
* @desc Entry SLEEP mode.
* @return TRUE or FALSE
* *******
BOOL CMT2300A GoSleep(void)
  return CMT2300A AutoSwitchStatus (CMT2300A GO SLEEP);
}
* @name CMT2300A GoStby
* @desc Entry Sleep mode.
* @return TRUE or FALSE
* ******
BOOL CMT2300A GoStby(void)
  return CMT2300A_AutoSwitchStatus(CMT2300A_GO_STBY);
}
                      *********
        CMT2300A GoTFS
* @name
* @desc
        Entry TFS mode.
* @return TRUE or FALSE
* *********************
BOOL CMT2300A GoTFS (void)
  return CMT2300A_AutoSwitchStatus(CMT2300A_GO_TFS);
```

```
/*! ****************
* @name CMT2300A GoRFS
* @desc Entry RFS mode.
* @return TRUE or FALSE
BOOL CMT2300A GoRFS (void)
  return CMT2300A AutoSwitchStatus (CMT2300A GO RFS);
}
* @name CMT2300A_GoTx
* @desc Entry Tx mode.
* @return TRUE or FALSE
BOOL CMT2300A_GoTx(void)
  return CMT2300A AutoSwitchStatus(CMT2300A GO TX);
}
* @name CMT2300A GoRx
* @desc Entry Rx mode.
* @return TRUE or FALSE
BOOL CMT2300A_GoRx(void)
  return CMT2300A_AutoSwitchStatus(CMT2300A GO RX);
```

## 5.4 附录 4:SampleCode - 初始化函数代码示例

## 6 文档变更记录

表 18.文档变更记录表

| 版本号 | 章节                                                                                      | 变更描述                               | 日期         |
|-----|-----------------------------------------------------------------------------------------|------------------------------------|------------|
| 0.8 | 所有                                                                                      | 初始版本发布                             | 2017-03-22 |
|     | 概要                                                                                      | 增加与 CMT2300A 相关的文档列表               |            |
|     | 所有       统一 SPI 接口名称: FCSB、CSB、SCLK、SDIO         第 2 章       加入 SPI 读寄存器时防止 SDA 冲突的文字说明 |                                    |            |
|     |                                                                                         |                                    |            |
|     |                                                                                         | 加入 ERROR 状态使用说明                    | 2047.07.40 |
| 0.9 | // <b>0</b> \$\frac{1}{2}                                                               | 将 UNLOCK_STOP_EN 更名为 ERROR_STOP_EN | 2017-07-10 |
|     | 第3章                                                                                     | 删除了无用的 LBD_STOP_EN 的寄存器位           | •          |
|     |                                                                                         | 初始化流程说明,加入第一步要发送软复位                |            |
|     | 第5章                                                                                     | Demo 流程图颜色和字体更新,源代码更新              |            |

#### 联系方式 7

无锡泽太微电子有限公司深圳分公司

中国广东省深圳市南山区前海路鸿海大厦 203 室

support@cmostek.com

邮编: 518000

电话: +86 - 755 - 83235017 传真: +86 - 755 - 82761326 销售:

sales@cmostek.com 技术支持:

网址: www.cmostek.com



The information furnished by CMOSTEK is believed to be accurate and reliable. However, no responsibility is assumed for inaccuracies and specifications within this document are subject to change without notice. The material contained herein is the exclusive property of CMOSTEK and shall not be distributed, reproduced, or disclosed in whole or in part without prior written permission of CMOSTEK. CMOSTEK products are not authorized for use as critical components in life support devices or systems without express written approval of CMOSTEK. The CMOSTEK logo is a registered trademark of CMOSTEK Microelectronics Co., Ltd. All other names are the property of their respective owners.